DDR2/3/4/5信号完整性测试及DDR测试解决方案

2024-09-25 08:00 27.46.96.11 15次
发布企业
深圳市启威测标准技术服务有限公司商铺
认证
资质核验:
已通过营业执照认证
入驻顺企:
8
主体名称:
深圳市启威测标准技术服务有限公司
组织机构代码:
91440300MA5DM0NA6E
报价
请来电询价
关键词
DDR、信号完整性测试、DDR2、DDR3、DDR4 、DDR5
所在地
深圳市龙岗区吉华街道甘李五路1号科伦特研发楼附属楼101 (启威测实验室)
联系电话
0755-27403650
手机
13631643024
业务经理
尹小姐  请说明来自顺企网,优惠更多
请卖家联系我
13631643024

产品详细介绍


随着近十年以来智能手机、智能电视、AI技术的风起云涌,人们对容量更高、速度更快、能耗更低、物理尺寸更小的嵌入式和计算机存储器的需求不断提高,DDRSDRAM也不断地响应市场的需要和技术的升级推陈出新。


1、DDR标准制定者:JEDEC协会

所有的DDR标准、LPDDR标准、GDDR标准,及内存模组标准均是由JEDEC下属的 JC-42 Solid StateMemories工作组所开发。

JEDEC,全称为“Joint Electron Device EngineeringCouncil”,固态技术协会,为一个全球性的组织。

DDR技术的发展:从DDR1DDR5的演变

电压更低,速率翻倍,容量翻倍

1155182764.jpg



2、DDR接口的基本原理

1161073368.jpg

• 内核的频率:100MHz~266MHz,从SDR时代到DDR,再到ZUI新的DDR5;

• 数据速率的提升是通过I/O接口的架构设计实现的,主要有三个技术:

1)双边沿传输数据:这是DDR名称的来源;

2)预取技术(Prefetch): 2bit for DDR, 4bit for DDR2, 8bit forDDR3, 8bit for DDR4, 16bit for DDR5…本质上是一个串并转换技术;

3) SSTL/PODSignaling: 克服在高速传输时的信号完整性的问题。

1164996901.jpg


芯片内部的一般架构:保证数据能够高速从芯片引脚输出

在上述这样一种芯片架构中,为了ZUI大程度的降低DRAM芯片的成本,ZUI节省成本的方法为:

• 对于读操作,DQS与DQ为边沿对齐;

• 对于写操作,DQS与DQ为中心对齐。



3、DDR接口信号分类

1179983759.jpg

引脚框图


4、信号分类及其拓扑连接方式

不同类的信号,它的拓扑连接方式不一样。

1190171333.jpg


5、DDR接口举例说明:DDR3DIMM Layout

1199420299.jpg

1203698461.jpg

1208169216.jpg


6、DDR接口举例说明:DDR3 DIMM Layout

1215046603.jpg

• 内存控制器芯片与DRAM颗粒芯片在同一块PCB上;

• 内存通道的总线宽度根据所选择的内存控制器芯片的不同而不同;

• CPU Core并不是直接和内存发生作用,而是通过缓存来和内存发生作用;

• Cache Line的大小为64 Byte;也就是说缓存与内存相互作用的ZUI小单位为64Byte。


7、DDR测试解决方案

1221925069.jpg

• 计算机系统采用标准化的DIMM,可以使用多种探测解决方案进行探测。

• 嵌入式设计中的通常直接把DRAM芯片焊接在PCB上,而所有的DDR3颗粒均采用BGA封装。JEDEC的规格定义的测试点为BGA的焊球处。

• 在PCB layout时,就通过过孔在背面预留有测试点,这样可以直接点测完全信号的探测;也就是DfT(Design forTest)。

• 当使用直接探测时,可以得到很好的信号保真度。

• 但对于PCB正反面都贴有DRAM颗粒,这种方法无能为力。


1227326751.jpg


DDR测试方案一:直接探测

1232485021.jpg

DDR3 DIMM + TDP7700 Probe Tips

DDR测试方案二:BGA Interposer

1238281142.jpg


8、突发识别的方法

• 在分析时,需要自动将读突发和写突发分离开来独自进行分析

• 对于读写分离,有若干种方法:

1) DQ/DQSphasealignment:基于读操作和写操作的DQ/DQS相位对齐关系的不同,读操作为边沿对齐,写操作为中心对齐。这种ZUI常用。

2) VisualTrigger:可视触发,用户自定义可视触发条件,灵活度非常高;

3)CS,Latency + DQ/DQS phasealignment:当有多个rank时,需要通过CS信号来区分是哪一个rank进行读写;

4) LogicState + BurstLatency:通过解析命令信号群组(RAS#-CAS#-WE#)来确定读操作和写操作。


DDR测试需要提供的资料:

DDR测试不仅需要准备测试样品,还需要提供产品的线路图及layout。

启威测实验室提供DDR2/3/4/5信号完整性测试及一致性验证,更多关于DDR测试解决方案,请联系启威测实验室。



关于深圳市启威测标准技术服务有限公司商铺首页 | 更多产品 | 联系方式 | 黄页介绍
成立日期2016年09月29日
法定代表人卿启辉
注册资本200
主营产品环境可靠性及失效分析、眼图测试、SI信号完整性测试、信号一致性验证、成分分析RT-IR/EDS、DSC、TGA、DMA、TMA;材料失效分析:声学扫描分析(C-SAM)、金相切片、X射线透射分析(X-ray)、
经营范围信号完整性测试、移动产品检验检测、验证、材料性能检测及失效分析、材料热分析、成分分析、配方分析、无损检测
公司简介启威测实验室成立于2016年,位于中国科技创新的前沿阵地——深圳,是一家专业的民营第三方检测实验室。自成立以来,我们一直致力于为电子产品及通讯产品行业提供全面的测试验证和分析服务。凭借卓越的服务质量和专业技术实力,已经获得CNAS(中国合格评定国家认可委员会)和CMA(中国计量认证)的认证,这不仅标志着我们的专业地位,也是对我们服务质量和技术能力的国家级认可。我们的服务启威测实验室专注于电子产品及 ...
公司新闻
顺企网 | 公司 | 黄页 | 产品 | 采购 | 资讯 | 免费注册 轻松建站
免责声明:本站信息由深圳市启威测标准技术服务有限公司自行发布,交易请核实资质,谨防诈骗,如有侵权请联系我们   法律声明  联系顺企网
© 11467.com 顺企网 版权所有
ICP备案: 粤B2-20160116 / 粤ICP备12079258号 / 粤公网安备 44030702000007号 / 互联网药品信息许可证:(粤)—经营性—2023—0112